您現在的位置是:首頁 > 攝影首頁攝影

從業十年工程師PCB設計經驗分享:注意事項

由 EDA365電子論壇 發表于 攝影2021-06-27
簡介4、扇出設計在扇出設計階段,要使自動佈線工具能對元件引腳進行連線,表面貼裝器件的每一個引腳至少應有一個過孔,以便在需要更多的連線時,電路板能夠進行內層連線、線上測試(ICT)和電路再處理

pcb板曝光能力不足怎麼辦

PCB設計經驗大全,注意事項通通告訴你

說到PCB板,很多朋友會想到它在我們周圍隨處可見,從一切的家用電器,電腦內的各種配件,到各種數碼產品,只要是電子產品幾乎都會用到PCB板,那麼到底什麼是PCB板呢?PCB板就是PrintedCircuitBlock,即印製電路板,供電子元件安插,有線路的基版。透過使用印刷方式將鍍銅的基版印上防蝕線路,並加以蝕刻沖洗出線路。

PCB板可以分為單層板、雙層板和多層板。各種電子元件都是被整合在PCB板上的,在最基本的單層PCB上,零件都集中在一面,導線則都集中在另一面。這麼一來我們就需要在板子上打洞,這樣接腳才能穿過板子到另一面,所以零件的接腳是焊在另一面上的。因為如此,這樣的PCB的正反面分別被稱為零件面(ComponentSide)與焊接面(SolderSide)。雙層板可以看作把兩個單層板相對粘合在一起組成,板的兩面都有電子元件和走線。有時候需要把一面的單線連線到板的另一面,這就要透過導孔(via)。導孔是在PCB上,充滿或塗上金屬的小洞,它可以與兩面的導線相連線。現在很多電腦主機板都在用4層甚至6層PCB板,而顯示卡一般都在用了6層PCB板,很多高階顯示卡像nVIDIAGeForce4Ti系列就採用了8層PCB板,這就是所謂的多層PCB板。在多層PCB板上也會遇到連線各個層之間線路的問題,也可以透過導孔來實現。由於是多層PCB板,所以有時候導孔不需要穿透整個PCB板,這樣的導孔叫做埋孔(Buriedvias)和盲孔(Blindvias),因為它們只穿透其中幾層。盲孔是將幾層內部PCB與表面PCB連線,不須穿透整個板子。埋孔則只連線內部的PCB,所以光是從表面是看不出來的。在多層板PCB中,整層都直接連線上地線與電源。所以我們將各層分類為訊號層(Signal),電源層(Power)或是地線層(Ground)。如果PCB上的零件需要不同的電源供應,通常這類PCB會有兩層以上的電源與電線層。採用的PCB板層數越多,成本也就越高。當然,採用更多層的PCB板對提供訊號的穩定性很有幫助。

專業的PCB板製作過程相當複雜,拿4層PCB板為例。主機板的PCB大都是4層的。製造的時候是先將中間兩層各自碾壓、裁剪、蝕刻、氧化電鍍後,這4層分別是元器件面、電源層、地層和焊錫壓層。再將這4層放在一起碾壓成一塊主機板的PCB。接著打孔、做過孔。洗淨之後,將外面兩層的線路印上、敷銅、蝕刻、測試、阻焊層、絲印。最後將整版PCB(含許多塊主機板)衝壓成一塊塊主機板的PCB,再透過測試後進行真空包裝。如果PCB製作過程中銅皮敷著得不好,會有貼上不牢現象,容易隱含短路或電容效應(容易產生干擾)。PCB上的過孔也是必須注意的。如果孔打得不是在正中間,而是偏向一邊,就會產生不均勻匹配,或者容易與中間的電源層或地層接觸,從而產生潛在短路或接地不良因素。

銅線佈線過程

製作的第一步是建立出零件間聯機的佈線。我們採用負片轉印方式將工作底片表現在金屬導體上。這項技巧是將整個表面鋪上一層薄薄的銅箔,並且把多餘的部份給消除。追加式轉印是另一種比較少人使用的方式,這是隻在需要的地方敷上銅線的方法,不過我們在這裡就不多談了。正光阻劑是由感光劑製成的,它在照明下會溶解。有很多方式可以處理銅表面的光阻劑,不過最普遍的方式,是將它加熱,並在含有光阻劑的表面上滾動。它也可以用液態的方式噴在上頭,不過幹膜式提供比較高的解析度,也可以製作出比較細的導線。遮光罩只是一個製造中PCB層的模板。在PCB板上的光阻劑經過UV光曝光之前,覆蓋在上面的遮光罩可以防止部份區域的光阻劑不被曝光。這些被光阻劑蓋住的地方,將會變成佈線。在光阻劑顯影之後,要蝕刻的其它的裸銅部份。蝕刻過程可以將板子浸到蝕刻溶劑中,或是將溶劑噴在板子上。一般用作蝕刻溶劑使用三氯化鐵等。蝕刻結束後將剩下的光阻劑去除掉。

1。佈線寬度和電流

一般寬度不宜小於0。2mm(8mil)

在高密度高精度的PCB上,間距和線寬一般0。3mm(12mil)。

當銅箔的厚度在50um左右時,導線寬度1~1。5mm (60mil) = 2A

公共地一般80mil,對於有微處理器的應用更要注意。

2。到底多高的頻率才算高速板?

當訊號的上升/下降沿時間< 3~6倍訊號傳輸時間時,即認為是高速訊號。

對於數位電路,關鍵是看訊號的邊沿陡峭程度,即訊號的上升、下降時間,

按照一本非常經典的書《High Speed Digtal Design>的理論,訊號從10%上升到90%的時間小於6倍導線延時,就是高速訊號!————即!即使8KHz的方波訊號,只要邊沿足夠陡峭,一樣是高速訊號,在佈線時需要使用傳輸線路論

凡億PCB《Altium Designer 17》一書中就有講到高速訊號線的處理方式

3。PCB板的堆疊與分層

四層板有以下幾種疊層順序。下面分別把各種不同的疊層優劣作說明:

第一種情況

GND

S1+POWER

S2+POWER

GND

第二種情況

SIG1

GND

POWER

SIG2

第三種情況

GND

S1

S2

POWER

注:S1 訊號佈線一層,S2 訊號佈線二層;GND 地層 POWER 電源層

第一種情況,應當是四層板中最好的一種情況。因為外層是地層,對EMI有遮蔽作用,同時電源層同地層也可靠得很近,使得電源內阻較小,取得最佳郊果。但第一種情況不能用於當本板密度比較大的情況。因為這樣一來,就不能保證第一層地的完整性,這樣第二層訊號會變得更差。另外,此種結構也不能用於全板功耗比較大的情況。

第二種情況,是我們平時最常用的一種方式。從板的結構上,也不適用於高速數位電路設計。因為在這種結構中,不易保持低電源阻抗。以一個板2毫米為例:要求Z0=50ohm。 以線寬為8mil。銅箔厚為35цm。這樣訊號一層與地層中間是0。14mm。而地層與電源層為1。58mm。這樣就大大的增加了電源的內阻。在此種結構中,由於輻射是向空間的,需加遮蔽板,才能減少EMI。

第三種情況,S1層上訊號線質量最好。S2次之。對EMI有遮蔽作用。但電源阻抗較大。此板能用於全板功耗大而該板是干擾源或者說緊臨著干擾源的情況下。

4。阻抗匹配

反射電壓訊號的幅值由源端反射係數ρs和負載反射係數ρL 決定

ρL = (RL - Z0) / (RL + Z0) 和 ρS = (RS - Z0) / (RS + Z0)

在上式中,若RL=Z0則負載反射係數ρL=0。若 RS=Z0源端反射係數ρS=0。

由於普通的傳輸線阻抗Z0通常應滿足50Ω的要求50Ω左右,而負載阻抗通常在幾千歐姆到幾十千歐姆。因此,在負載端實現阻抗匹配比較困難。然而,由於訊號源端(輸出)阻抗通常比較小,大致為十幾歐姆。因此在源端實現阻抗匹配要容易的多。如果在負載端並接電阻,電阻會吸收部分訊號對傳輸不利(我的理解)。當選擇TTL/CMOS標準 24mA驅動電流時,其輸出阻抗大致為13Ω。若傳輸線阻抗Z0=50Ω,那麼應該加一個33Ω的源端匹配電阻。13Ω+33Ω=46Ω (近似於50Ω,弱的欠阻尼有助於訊號的setup時間)

當選擇其他傳輸標準和驅動電流時,匹配阻抗會有差異。在高速的邏輯和電路設計時,對一些關鍵的訊號,如時鐘、控制訊號等,我們建議一定要加源端匹配電阻。

這樣接了訊號還會從負載端反射回來,因為源端阻抗匹配,反射回來的訊號不會再反射回去。

5。電源線和地線佈局注意事項

電源線儘量短,走直線,而且最好走樹形、不要走環形

地線環路問題:對於數位電路來說,地線環路造成的地線環流也就是幾十毫伏級別的,而TTL的抗干擾門限是1。2V,CMOS電路更可以達到1/2電源電壓,也就是說地線環流根本就不會對電路的工作造成不良影響。相反,如果地線不閉合,問題會更大,因為數位電路在工作的時候產生的脈衝電源電流會造成各點的地電位不平衡,比如本人實測74LS161在反轉時地線電流1。2A(用2Gsps示波器測出,地電流脈衝寬度7ns)。在大脈衝電流的衝擊下,如果採用枝狀地線(線寬25mil)分佈,地線間各個點的電位差將會達到百毫伏級別。而採用地線環路之後,脈衝電流會散佈到地線的各個點去,大大降低了干擾電路的可能。採用閉合地線,實測出各器件的地線最大瞬時電位差是不閉合地線的二分之一到五分之一。當然不同密度不同速度的電路板實測資料差異很大,我上面所說,指的是大約相當於Protel 99SE所附帶的Z80 Demo板的水平;對於低頻類比電路,我認為地線閉合後的工頻干擾是從空間感應到的,這是無論如何也模擬和計算不出來的。如果地線不閉合,不會產生地線渦流,beckhamtao所謂“但地線開環這個工頻感應電壓會更大。”的理論依據和在?舉兩個例項,7年前我接手別人的一個專案,精密壓力計,用的是14位A/D轉換器,但實測只有11位有效精度,經查,地線上有15mVp-p的工頻干擾,解決方法就是把PCB的模擬地環路劃開,前端感測器到A/D的地線用飛線作枝狀分佈,後來量產的型號PCB重新按照飛線的走線生產,至今未出現問題。第二個例子,一個朋友熱愛發燒,自己DIY了一臺功放,但輸出始終有交流聲,我建議其將地線環路切開,問題解決。事後此位老兄查閱數十種“Hi-Fi名機”PCB圖,證實無一種機器在模擬部分採用地線環路。

6。印製電路板設計原則和抗干擾措施

印製電路板(PCB)是電子產品中電路元件和器件的支撐件。它提供電路元件和器件之間的電氣連線。隨著電於技術的飛速發展,PGB的密度越來越高。PCB設計的好壞對抗干擾能力影響很大。因此,在進行PCB設計時。必須遵守PCB設計的一般原則,並應符合抗干擾設計的要求。

PCB設計的一般原則

要使電子電路獲得最佳效能,元器件的布且及導線的佈設是很重要的。為了設計質量好、造價低的PCB。應遵循以下一般原則:

佈局

首先,要考慮PCB尺寸大小。PCB尺寸過大時,印製線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸後。再確定特殊元件的位置。最後,根據電路的功能單元,對電路的全部元器件進行佈局。

在確定特殊元件的位置時要遵守以下原則:

(1)儘可能縮短高頻元器件之間的連線,設法減少它們的分佈引數和相互間的電磁干擾。易受干擾的元器件不能相互捱得太近,輸入和輸出元件應儘量遠離。

(2)某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應儘量佈置在除錯時手不易觸及的地方。

(3)重量超過15g的元器件、應當用支架加以固定,然後焊接。那些又大又重、發熱量多的元器件,不宜裝在印製板上,而應裝在整機的機箱底板上,且應考慮散熱問題。熱敏元件應遠離發熱元件。

(4)對於電位器、可調電感線圈、可變電容器、微動開關等可調元件的佈局應考慮整機的結構要求。若是機內調節,應放在印製板上方便於調節的地方;若是機外調節,其位置要與調節旋鈕在機箱面板上的位置相適應。

(5)應留出印製扳定位孔及固定支架所佔用的位置。

根據電路的功能單元。對電路的全部元器件進行佈局時,要符合以下原則:

(1)按照電路的流程安排各個功能電路單元的位置,使佈局便於訊號流通,並使訊號儘可能保持一致的方向。

(2)以每個功能電路的核心元件為中心,圍繞它來進行佈局。元器件應均勻、 整齊、緊湊地排列在PCB上。儘量減少和縮短各元器件之間的引線和連線。

(3)在高頻下工作的電路,要考慮元器件之間的分佈引數。一般電路應儘可能使元器件平行排列。這樣,不但美觀。而且裝焊容易。易於批次生產。

(4)位於電路板邊緣的元器件,離電路板邊緣一般不小於2mm。電路板的最佳形狀為矩形。長寬比為3:2成4:3。電路板面尺寸大於200x150mm時。應考慮電路板所受的機械強度。

2。佈線

佈線的原則如下:

(1)輸入輸出端用的導線應儘量避免相鄰平行。最好加線間地線,以免發生反饋藕合。

(2)印製攝導線的最小寬度主要由導線與絕緣基扳間的粘附強度和流過它們的電流值決定。當銅箔厚度為 0。05mm、寬度為 1 ~ 15mm 時。透過 2A的電流,溫度不會高於3℃,因此。導線寬度為1。5mm可滿足要求。對於積體電路,尤其是數位電路,通常選0。02~0。3mm導線寬度。當然,只要允許,還是儘可能用寬線。尤其是電源線和地線。導線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對於積體電路,尤其是數位電路,只要工藝允許,可使間距小至5~8mm。

(3)印製導線拐彎處一般取圓弧形,而直角或夾角在高頻電路中會影響電氣效能。此外,儘量避免使用大面積銅箔,否則。長時間受熱時,易發生銅箔膨脹和脫落現象。必須用大面積銅箔時,最好用柵格狀。這樣有利於排除銅箔與基板間粘合劑受熱產生的揮發性氣體。

3。焊盤

焊盤中心孔要比器件引線直徑稍大一些。焊盤太大易形成虛焊。焊盤外徑D一般不小於(d+1。2)mm,其中d為引線孔徑。對高密度的數位電路,焊盤最小直徑可取(d+1。0)mm。

PCB及電路抗干擾措施

印製電路板的抗干擾設計與具體電路有著密切的關係,這裡僅就PCB抗干擾設計的幾項常用措施做一些說明。

1。電源線設計

根據印製線路板電流的大小,儘量加租電源線寬度,減少環路電阻。同時、使電源線、地線的走向和資料傳遞的方向一致,這樣有助於增強抗噪聲能力。

2。地線設計

地線設計的原則是:

(1)數字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應使它們儘量分開。低頻電路的地應儘量採用單點並聯接地,實際佈線有困難時可部分串聯後再並聯接地。高頻電路宜採用多點串聯接地,地線應短而租,高頻元件周圍儘量用柵格狀大面積地箔。

(2)接地線應儘量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪效能降低。因此應將接地線加粗,使它能透過三倍於印製板上的允許電流。如有可能,接地線應在2~3mm以上。

(3)接地線構成閉環路。只由數位電路組成的印製板,其接地電路布成團環路大多能提高抗噪聲能力。

3。退藕電容配置

PCB設計的常規做法之一是在印製板的各個關鍵部位配置適當的退藕電容。

退藕電容的一般配置原則是:

(1)電源輸入端跨接10 ~100uf的電解電容器。如有可能,接100uF以上的更好。

(2)原則上每個積體電路晶片都應佈置一個0。01pF的瓷片電容,如遇印製板空隙不夠,可每4~8個晶片佈置一個1 ~ 10pF的但電容。

(3)對於抗噪能力弱、關斷時電源變化大的器件,如 RAM、ROM儲存器件,應在晶片的電源線和地線之間直接接入退藕電容。

(4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

此外,還應注意以下兩點:

(1)在印製板中有接觸器、繼電器、按鈕等元件時。操作它們時均會產生較大火花放電,必須採用附圖所示的 RC 電路來吸收放電電流。一般 R 取 1 ~ 2K,C取2。2 ~ 47UF。

(2)CMOS的輸入阻抗很高,且易受感應,因此在使用時對不用端要接地或接正電源。

7。實現PCB高效自動佈線的設計技巧和要點

儘管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度並不小。如何實現PCB高的布通率以及縮短設計時間呢?本文介紹PCB規劃、佈局和佈線的設計技巧和要點。 現在PCB設計的時間越來越短,越來越小的電路板空間,越來越高的器件密度,極其苛刻的佈局規則和大尺寸的元件使得設計師的工作更加困難。為了解決設計上的困難,加快產品的上市,現在很多廠家傾向於採用專用EDA工具來實現PCB的設計。但專用的EDA工具並不能產生理想的結果,也不能達到100%的布通率,而且很亂,通常還需花很多時間完成餘下的工作。

現在市面上流行的EDA工具軟體很多,但除了使用的術語和功能鍵的位置不一樣外都大同小異,如何用這些工具更好地實現PCB的設計呢?在開始佈線之前對設計進行認真的分析以及對工具軟體進行認真的設定將使設計更加符合要求。下面是一般的設計過程和步驟。

1、確定PCB的層數

電路板尺寸和佈線層數需要在設計初期確定。如果設計要求使用高密度球柵陣列(BGA)元件,就必須考慮這些器件佈線所需要的最少佈線層數。佈線層的數量以及層疊(stack-up)方式會直接影響到印製線的佈線和阻抗。板的大小有助於確定層疊方式和印製線寬度,實現期望的設計效果。

多年來,人們總是認為電路板層數越少成本就越低,但是影響電路板的製造成本還有許多其它因素。近幾年來,多層板之間的成本差別已經大大減小。在開始設計時最好採用較多的電路層並使敷銅均勻分佈,以避免在設計臨近結束時才發現有少量訊號不符合已定義的規則以及空間要求,從而被迫新增新層。在設計之前認真的規劃將減少佈線中很多的麻煩。

2、設計規則和限制

自動佈線工具本身並不知道應該做些什么。為完成佈線任務,佈線工具需要在正確的規則和限制條件下工作。不同的訊號線有不同的佈線要求,要對所有特殊要求的訊號線進行分類,不同的設計分類也不一樣。每個訊號類都應該有優先順序,優先順序越高,規則也越嚴格。規則涉及印製線寬度、過孔的最大數量、平行度、訊號線之間的相互影響以及層的限制,這些規則對佈線工具的效能有很大影響。認真考慮設計要求是成功布線的重要一步。

3、元件的佈局

為最最佳化裝配過程,可製造性設計(DFM)規則會對元件佈局產生限制。如果裝配部門允許元件移動,可以對電路適當最佳化,更便於自動佈線。所定義的規則和約束條件會影響佈局設計。

在佈局時需考慮佈線路徑(routing channel)和過孔區域。這些路徑和區域對設計人員而言是顯而易見的,但自動佈線工具一次只會考慮一個訊號,透過設定佈線約束條件以及設定可布訊號線的層,可以使佈線工具能像設計師所設想的那樣完成佈線。

4、扇出設計

在扇出設計階段,要使自動佈線工具能對元件引腳進行連線,表面貼裝器件的每一個引腳至少應有一個過孔,以便在需要更多的連線時,電路板能夠進行內層連線、線上測試(ICT)和電路再處理。

為了使自動佈線工具效率最高,一定要儘可能使用最大的過孔尺寸和印製線,間隔設定為50mil較為理想。要採用使佈線路徑數最大的過孔型別。進行扇出設計時,要考慮到電路線上測試問題。測試夾具可能很昂貴,而且通常是在即將投入全面生產時才會訂購,如果這時候才考慮新增節點以實現100%可測試性就太晚了。

經過慎重考慮和預測,電路線上測試的設計可在設計初期進行,在生產過程後期實現,根據佈線路徑和電路線上測試來確定過孔扇出型別,電源和接地也會影響到佈線和扇出設計。為降低濾波電容器連線線產生的感抗,過孔應儘可能靠近表面貼裝器件的引腳,必要時可採用手動佈線,這可能會對原來設想的佈線路徑產生影響,甚至可能會導致你重新考慮使用哪種過孔,因此必須考慮過孔和引腳感抗間的關係並設定過孔規格的優先順序。

5、手動佈線以及關鍵訊號的處理

儘管本文主要論述自動佈線問題,但手動佈線在現在和將來都是印刷電路板設計的一個重要過程。採用手動佈線有助於自動佈線工具完成佈線工作。如圖2a和圖2b所示,透過對挑選出的網路(net)進行手動佈線並加以固定,可以形成自動佈線時可依據的路徑。

無論關鍵訊號的數量有多少,首先對這些訊號進行佈線,手動佈線或結合自動佈線工具均可。關鍵訊號通常必須透過精心的電路設計才能達到期望的效能。佈線完成後,再由有關的工程人員來對這些訊號佈線進行檢查,這個過程相對容易得多。檢查通過後,將這些線固定,然後開始對其餘訊號進行自動佈線。

6、自動佈線

對關鍵訊號的佈線需要考慮在佈線時控制一些電引數,比如減小分佈電感和EMC等,對於其它訊號的佈線也類似。所有的EDA廠商都會提供一種方法來控制這些引數。在瞭解自動佈線工具有哪些輸入引數以及輸入引數對佈線的影響後,自動佈線的質量在一定程度上可以得到保證。

應該採用通用規則來對訊號進行自動佈線。透過設定限制條件和禁止佈線區來限定給定訊號所使用的層以及所用到的過孔數量,佈線工具就能按照工程師的設計思想來自動佈線。如果對自動佈線工具所用的層和所布過孔的數量不加限制,自動佈線時將會使用到每一層,而且將會產生很多過孔。

在設定好約束條件和應用所建立的規則後,自動佈線將會達到與預期相近的結果,當然可能還需要進行一些整理工作,同時還需要確保其它訊號和網路佈線的空間。在一部分設計完成以後,將其固定下來,以防止受到後邊佈線過程的影響。

採用相同的步驟對其餘訊號進行佈線。佈線次數取決於電路的複雜性和你所定義的通用規則的多少。每完成一類訊號後,其餘網路佈線的約束條件就會減少。但隨之而來的是很多訊號佈線需要手動干預。現在的自動佈線工具功能非常強大,通常可完成100%的佈線。但是當自動佈線工具未完成全部訊號佈線時,就需對餘下的訊號進行手動佈線。

7、自動佈線的設計要點包括:

7。1 略微改變設定,試用多種路徑佈線;

7。2 保持基本規則不變,試用不同的佈線層、不同的印製線和間隔寬度以及不同線寬、不同型別的過孔如盲孔、埋孔等,觀察這些因素對設計結果有何影響;

7。3讓佈線工具對那些預設的網路根據需要進行處理;

7。4訊號越不重要,自動佈線工具對其佈線的自由度就越大。

8、佈線的整理

如果你所使用的EDA工具軟體能夠列出訊號的佈線長度,檢查這些資料,你可能會發現一些約束條件很少的訊號佈線的長度很長。這個問題比較容易處理,透過手動編輯可以縮簡訊號佈線長度和減少過孔數量。在整理過程中,你需要判斷出哪些佈線合理,哪些佈線不合理。同手動佈線設計一樣,自動佈線設計也能在檢查過程中進行整理和編輯。

9、電路板的外觀

以前的設計常常注意電路板的視覺效果,現在不一樣了。自動設計的電路板不比手動設計的美觀,但在電子特性上能滿足規定的要求,而且設計的完整效能得到保證